Springen naar inhoud

Nand vs and


  • Log in om te kunnen reageren

#1

raintjah

    raintjah


  • >250 berichten
  • 824 berichten
  • Ervaren gebruiker

Geplaatst op 07 maart 2009 - 12:48

Ik heb even een foto genomen van mijn cursus elektronica, zie hier:
http://img16.imagesh...dsc00036skc.jpg

De AND-poort wordt niet behandeld in het boek, maar is wel door de prof geillustreerd aan bord. De notities daarvan zie je links. Nu begrijp ik niet hoe die AND-poort werkt. De NANDpoort begrijp ik wel.
Als je naar de and-poort kijkt. Stel dat A en B één zijn. Dan trekken de twee seriegeschakelde transistoren links beide stroom. Maar wat doet de rechter transistor dan in de AND-poort?

Bedankt!
Be careful whose advice you buy, but be patient with those who supply it.

Dit forum kan gratis blijven vanwege banners als deze. Door te registeren zal de onderstaande banner overigens verdwijnen.

#2

sparkgaptransmitter

    sparkgaptransmitter


  • 0 - 25 berichten
  • 25 berichten
  • Gebruiker

Geplaatst op 07 maart 2009 - 20:14

Als deze beide 1 zijn dan is de spanning over deze praktisch 0V, deze 0V zal over de BE junctie van de rechtse transistor komen. 0V is niet voldoende om de rechtste transistor in geleiding te brengen dus zal deze gesperd zijn (hoge weerstand tussen C en E). Dus de bronspanning zal nu op de uitgang staan.

Dit is in het geval van NPN transistoren.

Maar op jouw tekening staan FET's, maar ik neem aan dat jullie wel dezelfde denkwijze volgen als ik het tekstje in het boek lees.

Het komt er dus op neer dat die rechtste transistor werkt als not poort.

Veranderd door sparkgaptransmitter, 07 maart 2009 - 20:16


#3

raintjah

    raintjah


  • >250 berichten
  • 824 berichten
  • Ervaren gebruiker

Geplaatst op 08 maart 2009 - 10:10

Hier gaat het inderdaad nog over MOSFET's, de NPN-transistoren komen iets verder aan bod. Ik volg je uitleg, en ik snap nu ook waarom die rechtste transistor niet in geleiding treedt: het spanningsverschil tussen gate en source is te klein.

Maar dan zit ik nog altijd met een onduidelijkheid: die rechtse MOS geleidt niet, dan kan je ze toch modelleren als een open schakelaar? In dat geval zie ik weinig verschil met de NAND-poort... Het uit-signaal staat dan toch ook paralel over de seriegeschakelde transistors links, net zoals in de nand-poort. Alleen zit er nu een extra weerstand tussen.

Helaas, een NAND is geen AND, en dus begrijp ik die AND poort toch nog niet helemaal...

Bedankt alvast voor je uitleg!
Be careful whose advice you buy, but be patient with those who supply it.

#4

Franske

    Franske


  • >250 berichten
  • 337 berichten
  • Ervaren gebruiker

Geplaatst op 09 maart 2009 - 15:29

Die rechter NMOST werkt als inverter. Is de ingang hoog. dan wordt de uitgang laag.
Je inverteert dus de uitgang van de NAND, waardoor het een AND wordt

NAND

AB uit Inverter
00 1 0
01 1 0
10 1 0
11 0 1

AND

AB uit
00 0
01 0
10 0
11 1

Dit is, by the way, NMOS logica.

Voor een zeer uitgebreide uitleg zie:

HFST 4 van Geintegreerde MOS-schakelingen van Ir. H.J.M. Veendrick ISBN 906674 711 0

Het komt er dus op neer dat die rechtste transistor werkt als not poort.


Precies.

NOT gate of Inverter
"I can't stand burnt toast. I loathe bus terminals. Full of lost luggage and lost souls. Then there's unrequited love, and tyranny, and cruelty." (the 7th Doctor)





0 gebruiker(s) lezen dit onderwerp

0 leden, 0 bezoekers, 0 anonieme gebruikers

Ook adverteren op onze website? Lees hier meer!

Gesponsorde vacatures

Vacatures